6位7段数码管动态显示模块如图,要求人眼看到所有数码管同时显示各自对应的数字,控制数码管位选信号的动态扫描时钟信号频率约为多少?()
A.1HzB.100HzC.1kHzD.10Hz
单项选择题数字频率计设计中的测频计数模块共有多少个状态?()
A.1B.4C.3D.5
单项选择题现在定义了一个1位的加法器addbit(ci,a,b,co,sum),模块的结果用表达式表示为{co,sub}=a+b+ci,其中a,b为两个加数,ci为来自低位的进位,sum为和,co为向高位的进位,如果以此1位加法器构建四位加法器,同时定义顶层模块中的端口信号和中间变量的定义:下面通过层次调用的方式进行逻辑实现中的表达式正确的是()。
A.addbit U0(r1[0],r2[0],ci,result[0],cl)B.addbit (r1[0],r2[0],ci,result[0],c1)C.addbit U0(ci,r1[0],r2[0],cl,result[0])D.addbit (r1,r2,ci,result,c1)
单项选择题在使用verilog描述一个二选一的数据选择器时,使用一条语句来进行描述assign out1=(sel &b)∣(~sel &a),这条语句对应的是()。
A.过程描述方式B.行为描述方式C.数据流描述方式D.寻迹描述方式
单项选择题verilogHDL的基本结构中通常需要进行模块范围的定义,VerilogHDL的模块范围的定义的开始和结束方式是()。
A./*...*/B.{...}C.begin...endD.module...endmodule
单项选择题TTL或非门组成的逻辑电路如图所示,当输入为以下哪种状态时会出现冒险现象?()
A.A =1,B =0,D =0B.A =0,B =1,D =1C.A =1,B =1,D =0D.A =0,B =1,C =1