找考题网-背景图
多项选择题

由74161构成的时序电路如图所示,试问该电路中74161的输出端QD相对于时钟输入CLK是几分频?QD输出信号的占空比是多少?()

A.QD相对于时钟输入CLK是10分频
B.QD输出信号的占空比是50%或1/2
C.QD输出信号的占空比是25%或1/4
D.QD相对于时钟输入CLK是8分频