A.锁存器和触发器都是时序逻辑电路的基本单元电路B.锁存器是一种对输入信号电平敏感的存储电路,其状态的改变由输入电平(高电平或低电平)触发C.触发器是一种对输入时钟脉冲的有效沿敏感的存储电路,其状态的改变由输入时钟脉冲有效沿(上升沿或下降沿)触发D.触发器会影响电路的时序性能,应尽量避免使用
单项选择题阅读下列代码,要实现该分频电路的功能,则(1)(2)(3)应填写代码()。
A.clkout<=1'b0;;24’d12000_000;clkout< =clkout;B.cnt< =0;;24’d5999_999;clkout< =~clkout;C.cnt<=1'b1;;24’d11999_999;clkout< =~clkout;D.cnt<=24'd5999999;;24’d6000_000;clkout< =~clkout;
单项选择题如果采用折半计数的方法,达到分频目的,则设计的二进制计数器应该为()位。
A.21B.22C.23D.24
单项选择题要设计一个把12MHz的时钟分频到1Hz的分频电路,分频系数是()。
A.12000000B.6000000C.5999999D.11999999
单项选择题如果用8盏LED灯实现流水灯效果,在下图中采用模块块设计时,中间的模块应该为()。
A.8-3编码器B.二分频器C.3-8译码器D.三位二进制计数器
单项选择题阅读下面计数器counter1的设计代码,关于这个计数器说法错误的是()。
A.该计数器为异步复位,且高电平有效B.该计数器为同步使能,且高电平有效C.该计数器可同步预置加载初始计数值dinD.该计数器在满足使能条件且load为低电平时,才开始计数